Повышение помехоустойчивости аналого-цифровых систем на кристалле средствами адаптивной коррекции сложных функциональных блоков тема диссертации и автореферата по ВАК РФ 05.13.05, кандидат технических наук Сибагатуллин, Артур Гиниятович
- Специальность ВАК РФ05.13.05
- Количество страниц 120
Оглавление диссертации кандидат технических наук Сибагатуллин, Артур Гиниятович
Введение.
Глава 1 Проблемы и задачи разработки аналого-цифровых систем на кристалле.
1.1 Методология «Система на Кристалле».
1.2 Разброс параметров элементов.
1.3 Выбор методов коррекции для типовых технологических процессов
1.4 Влияние помех на распространение цифровых сигналов в микросхеме.
1.5 Электротермическая связь в аналоговых схемах на гетеро-структурных биполярных транзисторах.
1.6 Выводы к главе 1.
Глава 2 Средства коррекции статистических отклонений параметров и динамических помех.
2.1 Адаптивная коррекция напряжения смещения нуля компаратора
2.1.1 Причины появления и основные способы компенсации напряжения смещения нуля компаратора.
2.1.2 Описание метода компенсации напряжения смещения нуля компаратора
2.1.3 Алгоритм компенсации напряжения смещения нуля компаратора
2.1.4 Использование компаратора с компенсацией напряжения смещения нуля в АЦП прямого преобразования.
2.1.5 Результаты моделирования процесса коррекции.
2.2 Коррекция ошибок, вызванных динамическими помехами . 39 2.2.1 Ошибки в термометрическом коде.
2.2.2 Усовершенствованный алгоритм коррекции ошибок в термометрическом коде
2.2.3 Определение вероятностей множественных ошибок в термометрическом коде
2.2.4 Реализация блока коррекции множественных ошибок в области точки перехода в термометрическом коде.
2.3 Выводы к главе 2.
Глава 3 Адаптация сложных функциональных блоков к условиям применения.
3.1 Адаптивный формирователь выходных сигналов.
3.1.1 Инжекция неосновных носителей в подложку.
3.1.2 Новый способ подавления инжекции неосновных носителей в подложку в схеме адаптивного формирователя сигналов
3.2 Адаптивное управление линией связи.
3.2.1 Помехи в линиях связи
3.2.2 Способы реализации линий связи.
3.2.3 Моделирование различных реализаций линий связи.
3.3 Учёт и компенсация влияния электротермической связи в аналоговых схемах на гетероструктурных биполярных транзисторах
3.3.1 Модель транзистора для учёта электротермической связи
3.3.2 Компенсация влияния электротермической связи в компараторах
3.4 Выводы к главе 3.
Глава 4 Примеры реализации аналого-цифровых систем на кристалле
4.1 Аналоговый видеоинтерфейс
4.1.1 Цифровое сглаживание видеосигнала на выходе аналого-цифрового преобразователя.
4.1.2 Кристалл аналогового видеоинтерфейса с трёхканальным аналого-цифровым преобразователем.
4.2 Кристалл 10-канального АЦП для совмещённого навигационного приёмника.
4.3 Выводы к главе 4.
Рекомендованный список диссертаций по специальности «Элементы и устройства вычислительной техники и систем управления», 05.13.05 шифр ВАК
Схемотехника СВЧ - систем на кристалле с использованием кремниевых гетероструктурных биполярных транзисторов2013 год, доктор технических наук Тимошенков, Валерий Петрович
Аналого-цифровые микроэлектронные устройства амплитудной обработки сигналов микрополосковых детекторов2010 год, кандидат технических наук Силаев, Алексей Сергеевич
Аналоговые тракты обработки сигналов детекторов излучений на основе интегральных микросхем2001 год, кандидат технических наук Аткин, Эдуард Викторович
Аналого-цифровые преобразователи конвейерного типа с пониженной потребляемой мощностью2009 год, кандидат технических наук Гуменюк, Антон Сергеевич
Маломощные амплитудные тракты КМОП интегральных микросхем для микрополосковых детекторов2013 год, кандидат технических наук Шумихин, Виталий Вячеславович
Введение диссертации (часть автореферата) на тему «Повышение помехоустойчивости аналого-цифровых систем на кристалле средствами адаптивной коррекции сложных функциональных блоков»
Актуальность исследования
Современные системы на кристалле (СнК) используют всё более сложные алгоритмы обработки сигналов и более высокие частоты. Изготавливаются СнК по типовым КМОП-технологическим процессам.
Методология проектирования СнК основана на использовании разработанных ранее сложно-функциональных блоков (СФ-блоков). СФ-блоки могут иметь разные формы описаний: фиксированные (имеющие описание топологии), программные (имеющие описание на языке HDL, пригодное для автоматического синтеза) и конфигурируемые (набор простых функциональных блоков в форме фиксированных и программных описаний, используемых для последующего синтеза конечного варианта СФ-блока). Методология проектирования СнК применяется также при проектировании конфигурируемых СФ-блоков на основе ограниченного набора простых функциональных блоков (ПФ-блоков) с использованием их поведенческих моделей.
С уменьшением размеров элементов КМОП БИС повышаются их быстродействие, уровень перекрёстных помех и технологический разброс параметров. Напряжение питания при этом снижается. Для снижения влияния помех и искажений сигналов в СнК необходимо корректировать сигналы на всех этапах обработки сигнала в СФ-блоках. Кроме того, коррекции параметров не могут быть выполнены однократно. Режимы и условия работы меняются и коррекции необходимо проводить периодически. Известно много технических решений для коррекции сигналов в СФ-блоках, основанных на применении аналоговых функциональных узлов. Однако, универсальные решения, не зависящие от конкретного технологического процесса, условий применения и состава СнК, можно реализовывать только с использованием цифровых методов.
Цели и задачи диссертационной работы
Основной целью диссертации является разработка универсальных адаптивных методов коррекции помех и искажений сигналов в СФ-блоках для систем на кристалле. Научная новизна
Научная новизна полученных в диссертационной работе результатов заключается в следующем:
1. Новый метод компенсации смещения нуля компараторов с цифровым управляющим блоком и схема, реализующая этот метод, обеспечивающие повышение быстродействия компаратора за счёт использования КМОП-транзисторов с минимальными размерами и высоким быстродействием.
2. Усовершенствованный метод коррекции ошибок в термометрическом коде, вызванных динамическими помехами в АЦП. Метод основан на расчёте максимальной вероятности появления множественных ошибок.
3. Новый способ подавления инжекции неосновных носителей в подложку в схеме адаптивного выходного формирователя сигналов. Способ основан на раздельном управлении скоростью изменения и максимальной величиной выходного тока формирователя сигналов.
4. Новый способ снижения перекрёстных помех в линиях связи путём переключения потенциального и токового режимов работы формирователя на различных частотах сигналов.
5. Новая схема снижения гистерезиса компараторов, вызванного электротермической связью в быстродействующих биполярных микросхемах. Снижение гистерезиса достигается при подключении к нагрузке одного закрытого и одного открытого транзисторов в любом логическом состоянии. Практическая значимость результатов работы
Практическая значимость результатов работы состоит в следующем:
1. Разработан комплекс мер и технических решений, направленных на адаптивную коррекцию ошибок, вызванных помехами и иска, жениями сигналов.
2. Методы коррекции проверены в проектах СнК со встроенными быстродействующими специализированными АЦП, в их числе, 3-канальный аналоговый видеоинтерфейс для отображения видеоинформации и 10-канальный АЦП для совмещённого навигационного приёмника глонасс/орб.
3. Результаты диссертации опубликованы в 7 научных статьях, 9 материалах конференций и отчёте о НИР. Новые технические решения защищены двумя патентами на изобретения.
4. Результаты диссертации используются в учебных программах по курсам «Основы микросхемотехники» и «Проектирование цифровых интегральных схем» на факультете Физической и квантовой электроники на кафедре «Микроэлектроника» в Московском физико-техническом институте (государственном университете).
5. Результаты диссертации используются на российских предприятиях электронной промышленности, что подтверждено актами использования. Положения, выносимые на защиту:
На защиту выносятся следующие основные положения:
1. Средства адаптивной коррекции позволяют:
- снизить влияние технологического разброса параметров элементов на выходные характеристики аналоговых блоков;
- уменьшить влияние динамических помех;
- исключить инжекцию неосновных носителей в подложку;
- снизить влияние электротермической связи в аналоговых блоках;
- повысить быстродействие аналоговых блоков без потери показателей точности.
2. Показано, что в КМОП системах на кристалле методы цифровой адаптивной коррекции сигналов в СФ-блоках позволяют получить универсальные технические решения, не зависящие от конкретного технологического процесса и реализуемые автоматическими средствами проектирования.
3. Универсальность технических решений продемонстрирована на примерах реализации СнК для КМОП-технологий с проектными нормами 0,25 мкм и 0,18 мкм.
Внедрение результатов работы
Основные результаты диссертации в полном объёме использованы в ООО «Юник Ай Сиз», г. Москва, при выполнении ОКР по разработке двух новых изделий электронной техники: микросхемы аналогового видеоинтерфейса с трёхканальным 8-разрядным АЦП с частотой преобразования до 150 МГц и 10-канального АЦП для совмещённого навигационного приёмника глонАСс/арэ.
Результаты диссертационной работы использованы при разработке интегральной микросхемы АЦП с разрешением 10 разрядов и частотой преобразования до 120 МГц, выполненной в рамках проекта «Цифровой телевизионный приёмник спецификации ОУВ-Т» в ООО «НПП «Цифровые решения».
Основные материалы диссертации, касающиеся проблем проектирования аналого-цифровых СФ-блоков для СнК и методов цифровой коррекции, включены в учебный план по курсам «Основы микросхемотехники» и «Проектирование цифровых интегральных схем» на кафедре «Микроэлектроника» в МФТИ (ГУ).
Результаты диссертации также использованы в НИР «Исследование и разработка методов проектирования и схемотехнических решений для повышения быстродействия КМОП аналого-цифровых преобразователей» по программе целевых расходов президиума РАН «Поддержка молодых учёных» на 2009 г. Методы исследования
Разработанные в диссертации методы проектирования основаны на теории электрических цепей, теории систем управления с обратной связью и принципах системного подхода. Для решения поставленных задач использованы методы компьютерного моделирования, макетирования схем в составе тестовых кристаллов и их экспериментального исследования. Разработанные методы проектирования требуют использования распространённых программ моделирования и персональных компьютеров.
Достоверность результатов
Достоверность полученных теоретических результатов и разработайных моделей обусловлена их согласием с известными положениями физики полупроводниковых приборов и теории электрических цепей, а также подтверждается экспериментальными исследованиями. Достоверность новых схемотехнических решений подтверждена при проведении моделирования блоков и экспериментальных исследований тестовых кристаллов. Адекватность использованных моделей элементов подтверждена их применением на предприятиях электронной промышленности при разработке новых изделий.
Методики, наработки, результаты теоретических исследований и моделирования, полученные в ходе работы над диссертацией, проверены в изготовленных тестовых кристаллах для реализации микросхем 8-разрядного АЦП для аналогового видеоинтерфейса, 10-каналь-ного АЦП для навигационного приёмника и 10-разрядного АЦП для цифрового телевизионного приёмника с частотой преобразования до 120 МГц. Тестовые кристаллы изготовлены по типовому КМОП-тех-нологическому процессу с минимальными топологическими размерами 0,25 мкм и 0,18 мкм. Апробация работы
Основные результаты диссертационной работы докладывались и обсуждались на следующих научно-технических конференциях:
1. XII всероссийской межвузовской научно-технической конференции студентов и аспирантов «Микроэлектроника и информатика — 2005», Москва, Апрель 2005;
2. V международной научно-технической конференции «Электроника и информатика — 2005», Москва, Ноябрь 2005;
3. 48-ой научной конференции МФТИ «Современные проблемы фундаментальных и прикладных наук», Москва-Долгопрудный,
Ноябрь 2005;
4. «научной сессии МИФИ —2006», Москва, Январь 2006;
5. 49-ой научной конференции МФТИ «Современные проблемы фундаментальных и прикладных наук», Москва-Долгопрудный, Ноябрь 2006;
6. всероссийской межвузовской НПК «Актуальные проблемы информатизации в науке, образовании и экономике — 2009», Москва, Апрель 2009;
7. 52-ой научной конференции МФТИ «Современные проблемы фундаментальных и прикладных наук», Москва-Долгопрудный, Ноябрь 2009;
8. IV всероссийской научно-технической конференции «Проблемы разработки перспективных микро- и наноэлектронных систем — 2010 (МЭС-2010)», Звенигород, Октябрь 2010;
9. международной научно-технической конференции «Проектирование систем на кристалле: тенденции развития и проблемы», Москва, Октябрь 2010.
Структура и объём работы
Диссертация состоит из введения, четырёх глав, заключения, списка литературы и приложений, содержащих акты использования результатов работы. Публикации
Похожие диссертационные работы по специальности «Элементы и устройства вычислительной техники и систем управления», 05.13.05 шифр ВАК
Разработка интегральной микросхемы частотного компаратора для блока управления экономайзером отечественных легковых автомобилей2001 год, кандидат технических наук Горячкин, Юрий Викторович
Разработка и исследование цифровых адаптивных компенсаторов помех в космической радиосвязи2005 год, кандидат технических наук Ткачук, Геннадий Викторович
Разработка сверхширокополосных прецизионных аналоговых перемножителей для мобильных систем автоматического управления2012 год, кандидат технических наук Гавлицкий, Александр Иванович
Разработка методов и устройств эффективного формирования сигналов в цифровых системах наземного телевизионного вещания2005 год, кандидат технических наук Грачев, Алексей Юрьевич
Методы и средства обработки сигналов многоканальных детекторов устройствами, управляемыми потоком данных2010 год, кандидат технических наук Клюев, Александр Дмитриевич
Заключение диссертации по теме «Элементы и устройства вычислительной техники и систем управления», Сибагатуллин, Артур Гиниятович
Основные результаты диссертационной работы заключаются в следующем:
1. Разработан комплекс мер и технических решений, направленных на адаптивную коррекцию ошибок, вызванных помехами и искажениями сигналов:
- Новый метод компенсации смещения нуля компараторов с цифровым управляющим блоком и схема, реализующая этот метод.
- Усовершенствованный метод коррекции ошибок в термометрическом коде, основанный на расчёте максимальной вероятности появления множественных ошибок.
- Новый способ подавления инжекции неосновных носителей в подложку в схеме адаптивного выходного формирователя сигналов, основанный на раздельном управлении скоростью изменения и максимальной величиной выходного тока формирователя сигналов.
- Новый способ снижения перекрёстных помех в линиях связи путём переключения потенциального и токового режимов работы формирователя на различных частотах сигналов.
- Новая схема снижения гистерезиса компараторов, вызванного электротермической связью в быстродействующих биполярных микросхемах.
2. Методы коррекции проверены в проектах СнК со встроенными быстродействующими специализированными АЦП, в их числе, 3-канальный аналоговый видеоинтерфейс для отображения видеоинформации и 10-канальный АЦП для совмещённого навигационного приёмника глонасс/орб.
3. Результаты диссертации опубликованы в 7 научных статьях и 9 тезисах докладов на научных конференциях. Новые технические решения защищены двумя патентами на изобретения «Способ калибровки напряжения смещения нуля компаратора и устройство для его осуществления» и «Устройство защиты выводов интегральных схем со структурой МДП от электростатических разрядов».
4. Результаты диссертации используются в учебных программах по курсам «Основы микросхемотехники» и «Проектирование цифровых интегральных схем» на факультете Физической и квантовой электроники на кафедре «Микроэлектроника» в Московском физико-техническом институте (государственном университете).
5. Результаты диссертации используются на российских предприятиях электронной промышленности, что подтверждено актами внедрения.
Заключение
Список литературы диссертационного исследования кандидат технических наук Сибагатуллин, Артур Гиниятович, 2010 год
1. Адамов Д. Ю., Матвеенко О. С. Элементная база нанометровых КМОП-микросхем // Нано- и микросистемная техника. — 2009.- № 1. С. 34-41.
2. Интегральная схема кабельного повторителя для USB 1.1 интерфейса длиной в десятки метров / Я.С. Губин, A.A. Остапенко, А.Г. Сибагатуллин, O.A. Сомов // Электросвязь. — 2006. — № 4.
3. Адамов Д. Ю., Сибагатуллин А. Г. Российские компании способны разрабатывать современные изделия микроэлектроники // Электронные компоненты. — 2007. — № 4.
4. Сибагатуллин А. Г. Системы восстановления синхросигнала и данных // V Международная научно-техническая конференция «Электроника и информатика — 2005». — М.: МИЭТ, 2005.
5. Адамов Ю. Ф., Сомов O.A., Шевченко Е.А. Системы на кристалле в современной электронике // Микросистемная техника. — 2004.- № 5. С. 34-38.
6. Мартин Г., Немудрое В. Системы-на-кристалле; Проектирование и развитие. — М.: Техносфера, 2004.
7. Адамов Ю. Ф., Сомов O.A., Шевченко Е.А. Системы на кристалле в современной электронике // Микросистемная техника. — 2009.- № 5. С. 34-38.
8. Pelgrom M.J.M., Rens A.C. К А 25 Ms/s 8-bit CMOS ADC for embedded application // Solid-State Circuits Conference, 1993. ES-SCIRC '93. Nineteenth European. 1993. - Vol. 1. - Pp. 13-16.
9. Pelgrom M.J.M., Duinmaijer А. С. J., Welbers A.P.G. Matching properties of MOS transistors 11 Solid-State Circuits, IEEE Journal of. 1989. - T. 24, № 5. - C. 1433-1439.
10. Аналоговые блоки в системах на кристалле / Ю. Ф. Адамов, Я. С. Губин, А. Г. Сибагатуллин, О. О. Сомов // Электроника НТВ. 2004. - № 8. - С. 48-51.
11. И. Аналоговые блоки в системах на кристалле. (Продолжение) / Ю.Ф. Адамов, Я. С. Губин, А. Г. Сибагатуллин, О.О. Сомов // Электроника НТВ. — 2005. — № 1. — С. 70-73.
12. International Technology Roadmap for Semiconductors. — 2009. — http://www.itrs.net/Links/2009ITRS/Home2009.htm.
13. Sridhara S.R., Balamurugan G., Shanbhag N.R. Joint Equalization and Coding for On-Chip* Bus Communication // Very Large Scale Integration (VLSI) Systems, IEEE Transactions on. — 2008. — Vol. 16, no. 3. Pp. 314-318.
14. Ye X., Liu F., Li P. Fast Variational Interconnect Delay and Slew Computation Using Quadratic Model // Very Large Scale Integration (VLSI) Systems, IEEE Transactions on. — 2007. — Vol. 15, no. 8. Pp. 913-926.
15. Switch-Factor Based Loop RLC Modeling for Efficient Timing Analysis / Y. Cao, X. Yang, X. Huang, D. Sylvester // Very Large Scale Integration (VLSI) Systems, IEEE Transactions on. — 2005. — Vol. 13, no. 9. Pp. 1072-1078.
16. Popovich M., Friedman E.G. Decoupling Capacitors for Multi-Voltage Power Distribution Systems // Very Large Scale Integration
17. VLSI) Systems, IEEE Transactions on. — 2006. — Vol. 14, no. 3. Pp. 217-228.
18. Адамов Ю. Ф., Горшкова H.M., Матвеенко О. С. Кремниевые ге-тероструктуры для наноразмерных транзисторов // Нано- и микросистемная техника. — 2007. — № 7.
19. Cressler JohnD., Niu Guofu. Silicon-germanium heterojunction bipolar transistors. — Artech House, 2003.
20. Зайцев А. А., Сибагатуллин А. Г. Сверхбыстродействующий АЦП для высокоскоростных телекоммуникационных систем // Электросвязь. — 2006. — № 4.
21. Зайцев А. А., Сибагатуллин А. Г. Метод коррекции напряжения смещения нуля компаратора для быстродействующего АЦП // 48-я Научная конференция МФТИ. — М.: МФТИ, 2005.
22. A 400MSPS 8 b Flash AD Conversion LSI / Y. Akazawa, A. Iwata, T. Wakimoto et al. // ISSCC Dig. Tech. Pap. February 1987. -Vol. XXX. - Pp. 98-99.
23. Mangelsdorf C. W. A 400-MHz Input Flash Converter with Error Correction // IEEE J. Solid-State Circuits. — February 1990. — Vol. SC-25. Pp. 184-191.
24. A Dual 4-Bit 1.5GS/s Analog-to-Digital Converter / V.E. Garuts,
25. E. O. Traa, Y.-C. S. Yu, T. Yamaguchi // Proc. BCTM. — September 1988. Pp. 141-144.
26. Portmann C. L., Meng T. H. Y. Power-Efficient Metastability Error Reduction in CMOS Flash A/D Converters // IEEE I. Solid-State Circuits. December 1984. - Vol. 31, no. 8. - Pp. 1132-1140.
27. Yeh Chia-Nan, Lai Yen-Tai, Kao Chi-Chou. A Novel Flash A/D Converter with Ultra Short Latency and High Bubble Error Tolerance // Communications, Circuits and Systems, 2007. ICCCAS 2007. International Conference on. 2007. - Jul. - Pp. 1048-1052.
28. Ali Syed Masood, Raut Rabin, Sawan Mohamad. Digital Encoders for High Speed Flash-ADCs: Modeling and Comparison // Circuits and Systems, 2006 IEEE North-East Workshop on. 2006. - Jun. - Pp. 69-72.
29. Razavi Behzad. Design of Analog CMOS Integrated Circuits. — 1 edition. New York, NY, USA: McGraw-Hill, Inc., 2001.
30. Esch G. Jr., Chen T. Near-linear CMOS I/O driver with less sensitivity to process, voltage, and temperature variations // Very Large Scale Integration (VLSI) Systems, IEEE Transactions on. — 2004.- Nov. Vol. 12, no. 11. - Pp. 1253-1257.
31. A One-Cycle Lock Time Slew-Rate-Controlled Output Driver / Young-Ho Kwak, Inhwa Jung, Hyung-Dong Lee et al. // Solid-State Circuits Conference, 2007. ISSCC 2007. Digest of Technical Papers. IEEE International. 2007. — Feb. - Pp. 408-611.
32. Choy C.S., Ku M.H., Chan C.F. A low power-noise output driver with an adaptive characteristic applicable to a wide range of loading conditions // Solid-State Circuits,- IEEE Journal of. — 1997. — Jun.- Vol. 32, no. 6. Pp. 913-917.
33. Senthinathan R., Prince J.L. Application specific CMOS output driver circuit design techniques to reduce simultaneous switching noise // Solid-State Circuits, IEEE Journal of. — 1993. — Dec. — Vol. 28, no. 12. Pp. 1383-1388.
34. Choy C.S., Chan C.F., Ku M.H. A feedback control circuit design technique to suppress power noise in high speed output driver // Circuits and Systems, 1995 ISCAS '95, 1995 IEEE International Symposium on. Vol. 1. - 1995. - Apr-May. - Pp. 307-310.
35. O'shaugnessy Timothy Glen (Elbert CO US). Adaptive, self-calibrating, low noise output driver // Patent №6980034. — 2005.
36. Vittal A., Marek-Sadowska M. Crosstalk reduction for VLSI // Computer-Aided Design of Integrated Circuits and Systems, IEEE Transactions on. 1997. - Vol. 16, no. 3. - Pp. 290 -298.
37. Heydari Payam, Pedram Massoud. Analysis and reduction of capacitive coupling noise in high-speed VLSI circuits // Proc. Intel Conf. on Computer Design (ICCD). 2001. - Pp. 104-109.
38. Devgan A. Efficient coupled noise estimation for on-chip interconnects // Computer-Aided Design 1997. Digest of Technical Papers., 1997 IEEE ACM International Conference on. 1997. - Pp. 147153.
39. Managing on-chip inductive effects / Y. Massoud, S. Majors, J. Kawa et al. // Very Large Scale Integration (VLSI) Systems, IEEE Transactions on. 2002. - Dec. - Vol. 10, no. 6. - Pp. 789-798.
40. Zhang Tianpei, Sapatnekar Sachin S. Simultaneous Shield and Buffer Insertion for Crosstalk Noise Reduction // in Global Routing, Proc. ICCD'04. IEEE Computer Society Press, 2004. - Pp. 931 98.
41. Alpert Charles J. Buffer insertion for noise and delay optimization // in Proc. Design Automation Conf. — 1998. — Pp. 362-367.
42. Simultaneous Driver Sizing and Buffer Insertion Using a Delay Penalty Estimation Technique / Charles Alpert, Chris Chu, Gopal G et al. // IEEE Transactions on Computer-Aided Design of Integrated Circuits and Systems. 2004. - Vol. 23. - Pp. 104-109.
43. An Alternative approach to Buffer Insertion for Delay and Power Reduction in VLSI Interconnects / S. Saini, A.M. Kumar, S. Veera-machaneni, M.B. Srinivas // VLSI Design, 2010. VLSID '10. 23rd International Conference on. — 2010. — Jan. — Pp. 411-416.
44. Paasschens J. C. J., Kloosterman W. J. Parameter Extraction for the Bipolar Transistor Model. Mextram — Level 504. — NatLab Unclassified Report, NL-UR 2001/801, Koninklijke Philips Electronics, 2001.
45. Paasschens J.C.J., Kloosterman W.J., Toorn R.v.d. Model derivation of Mextram 504. The physics behind the model. — Koninklijke Philips Electronics N.V., 2005.
46. Palankovski V., Selberherr S. Critical modeling issues of SiGe semiconductor devices 11 Proceedings of the 6th Symposium Diagnostics and Yield: Advanced Silicon Devices and Technologies for ULSI Era. Warsaw: 2003.
47. Palankovski V., Selberherr S. Thermal models for semiconductor device simulation // High Temperature Electronics, 1999. HITEN 99. The Third European Conference on. — 1999. — Pp. 25-28.
48. Сибагатуллин А. Г., Лунъкова O.O. Быстродействующий 8-разрядный КМОП АЦП с частотой выборки 100 МГц с аналоговой интерполяцией и цифровым сглаживанием // Научная сессия МИФИ 2006. - М.: МИФИ, 2006.
49. Адамов Ю.Ф., Губин Я. С., Сибагатуллин А. Г. Интегральные схемы для видеоинтерфейса жидкокристаллических панелей // Электроника НТВ. 2005. - № 8. - С. 42-44.
50. Сибагатуллин А. Г., Губин Я. С. Аналоговый интерфейс для систем отображения информации на основе ЖК панелей // Электросвязь. — 2006. — № 4.
51. Сибагатуллин А. Г., Сибагатуллина О.О. Быстродействующий 8-ми разрядный АЦП для измерительных систем с ГАШБ выходами // 49-я Научная конференция МФТИ. — М.: МФТИ, 2006.
52. Аналого-цифровой преобразователь для цифрового телевидения / Д. Ю. Адамов, Ю. Ф. Адамов, А. Г. Сибагатуллин, М. Г. Тугбаев // Электросвязь. — 2008. — № 8.
53. Горшкова Н.М., Губин Я. С., Сибагатуллин А. Г. Устройство защиты выводов интегральных схем со структурой МДП от электростатических разрядов // Патент РФ М°2308146 опубликованный в бюллетене 28 от 10.10.2007.
Обратите внимание, представленные выше научные тексты размещены для ознакомления и получены посредством распознавания оригинальных текстов диссертаций (OCR). В связи с чем, в них могут содержаться ошибки, связанные с несовершенством алгоритмов распознавания. В PDF файлах диссертаций и авторефератов, которые мы доставляем, подобных ошибок нет.